- 相關(guān)推薦
SRAM型FPGA的抗SEU方法研究
通過分析靜態(tài)隨機訪問存儲器(Static Random Access Memorg,SRAM)型現(xiàn)場可編程門陣列(Field Programable Gate Array,FPGA)遭受空間單粒子翻轉(zhuǎn)(SEU)效應(yīng)的影響,并比較幾種常見的抗SEU技術(shù):三模冗余(Triple Module Redwcdancy,TMR)、糾錯碼(Error Correction Code,ECC)和擦洗(Scrubbing),提出了一種硬件、時間冗余相結(jié)合的基于雙模塊冗余比較的抗SEU設(shè)計方法.在FPGA平臺上對線性反饋移位寄存器(Linear Feedback Shift Register,LFSR)邏輯進行軟件仿真的抗SEU驗證實現(xiàn),將各種容錯設(shè)計方法實現(xiàn)后獲得的實驗數(shù)據(jù)進行分析比較.結(jié)果表明,64階LFSR的抗SEU容錯開銷與基于硬件的TMR方法相比,可以節(jié)省92%的冗余邏輯資源;與基于時間的TMR相比,附加時間延遲縮短26%.
【SRAM型FPGA的抗SEU方法研究】相關(guān)文章:
茄子品種抗黃萎病性鑒定方法研究04-27
灰色多指標風(fēng)險型決策方法研究04-27
基于實數(shù)型多屬性決策TOPSIS方法的研究04-26
科技型創(chuàng)業(yè)者素質(zhì)與能力評價方法研究04-27
FPGA在組合導(dǎo)航系統(tǒng)中的應(yīng)用研究04-27
o型腿綁腿的方法08-23
Newton型方法的推廣與改進04-26